Time performance of Analog Pixel Test Structures with in-chip operational amplifier implemented in 65 nm CMOS imaging process - Archive ouverte HAL
Article Dans Une Revue Nucl.Instrum.Meth.A Année : 2025

Time performance of Analog Pixel Test Structures with in-chip operational amplifier implemented in 65 nm CMOS imaging process

Gianluca Aglieri Rinella
  • Fonction : Auteur
Luca Aglietta
  • Fonction : Auteur
Matias Antonelli
  • Fonction : Auteur
Francesco Barile
  • Fonction : Auteur
Franco Benotto
  • Fonction : Auteur
Stefania Maria Beolè
  • Fonction : Auteur
Elena Botta
  • Fonction : Auteur
Giuseppe Eugenio Bruno
  • Fonction : Auteur
Francesca Carnesecchi
  • Fonction : Auteur
Domenico Colella
  • Fonction : Auteur
Angelo Colelli
  • Fonction : Auteur
Giacomo Contin
  • Fonction : Auteur
Giuseppe de Robertis
  • Fonction : Auteur
Florina Dumitrache
  • Fonction : Auteur
Domenico Elia
  • Fonction : Auteur
Chiara Ferrero
  • Fonction : Auteur
Martin Fransen
  • Fonction : Auteur
Alex Kluge
  • Fonction : Auteur
Shyam Kumar
  • Fonction : Auteur
Francesco Licciulli
  • Fonction : Auteur
Bong-Hwi Lim
  • Fonction : Auteur
Flavio Loddo
  • Fonction : Auteur
Magnus Mager
  • Fonction : Auteur
Davide Marras
  • Fonction : Auteur
Paolo Martinengo
  • Fonction : Auteur
Cosimo Pastore
  • Fonction : Auteur
Rajendra Nath Patra
  • Fonction : Auteur
Stefania Perciballi
  • Fonction : Auteur
Francesco Piro
  • Fonction : Auteur
Francesco Prino
  • Fonction : Auteur
Luciano Ramello
  • Fonction : Auteur
Arianna Grisel Torres Ramos
  • Fonction : Auteur
Felix Reidt
  • Fonction : Auteur
Roberto Russo
  • Fonction : Auteur
Valerio Sarritzu
  • Fonction : Auteur
Umberto Savino
  • Fonction : Auteur
David Schledewitz
  • Fonction : Auteur
Mariia Selina
  • Fonction : Auteur
Mario Sitta
  • Fonction : Auteur
Walter Snoeys
  • Fonction : Auteur
Jory Sonneveld
  • Fonction : Auteur
Miljenko Suljic
  • Fonction : Auteur
Triloki Triloki
  • Fonction : Auteur
Andrea Turcato
  • Fonction : Auteur

Résumé

In the context of the CERN EP R&D on monolithic sensors and the ALICE ITS3 upgrade, the Tower Partners Semiconductor Co (TPSCo) 65 nm process has been qualified for use in high energy physics, and adopted for the ALICE ITS3 upgrade. An Analog Pixel Test Structure (APTS) featuring fast per pixel operational-amplifier-based buffering for a small matrix of four by four pixels, with a sensor with a small collection electrode and a very non-uniform electric field, was designed to allow detailed characterization of the pixel performance in this technology. Several variants of this chip with different pixel designs have been characterized with a (120 GeV/$c$) positive hadron beam. This result indicates that the APTS-OA prototype variants with the best performance achieve a time resolution of 63 ps with a detection efficiency exceeding 99% and a spatial resolution of 2 $\mu$m, highlighting the potential of TPSCo 65nm CMOS imaging technology for high-energy physics and other fields requiring precise time measurement, high detection efficiency, and excellent spatial resolution.

Dates et versions

hal-04668783 , version 1 (07-08-2024)

Identifiants

Citer

Gianluca Aglieri Rinella, Luca Aglietta, Matias Antonelli, Francesco Barile, Franco Benotto, et al.. Time performance of Analog Pixel Test Structures with in-chip operational amplifier implemented in 65 nm CMOS imaging process. Nucl.Instrum.Meth.A, 2025, 1070, pp.170034. ⟨10.1016/j.nima.2024.170034⟩. ⟨hal-04668783⟩
25 Consultations
0 Téléchargements

Altmetric

Partager

More