Reliability Compact Modeling approach for Layout Dependent Effects in advanced CMOS nodes - Archive ouverte HAL Accéder directement au contenu
Communication Dans Un Congrès Année : 2017

Reliability Compact Modeling approach for Layout Dependent Effects in advanced CMOS nodes

C. Ndiaye
  • Fonction : Auteur
Rémy Berthelon
  • Fonction : Auteur
V. Huard
  • Fonction : Auteur
C. Diouf
  • Fonction : Auteur
F. Andrieu
  • Fonction : Auteur
S. Ortolland
  • Fonction : Auteur
M. Rafik
  • Fonction : Auteur
R. Lajmi
  • Fonction : Auteur
X. Federspiel
  • Fonction : Auteur
F. Cacho
  • Fonction : Auteur

Résumé

In this paper, we have analysed and modelled the layout dependent effects (LDE) found in pMOSFET transistors from 14nm UTBB FDSOI CMOS technology. Experiments show that changing the layout has a clear impact on threshold Voltage (Vth), under NBTI reliability and on Ring Oscillator (RO) Frequency drift. Compact models taking account the impact of LDE on Vth, NBTI reliability, and on RO frequency are proposed. Measurement data are fitted with a new compact model showing that the obtained results are in very good agreements with the modelling.
Fichier non déposé

Dates et versions

hal-01694460 , version 1 (27-01-2018)

Identifiants

  • HAL Id : hal-01694460 , version 1

Citer

C. Ndiaye, Rémy Berthelon, V. Huard, A. Bravaix, C. Diouf, et al.. Reliability Compact Modeling approach for Layout Dependent Effects in advanced CMOS nodes. 2017 IEEE INTERNATIONAL RELIABILITY PHYSICS SYMPOSIUM (IRPS), 2017, Unknown, Unknown Region. ⟨hal-01694460⟩
85 Consultations
0 Téléchargements

Partager

Gmail Facebook X LinkedIn More