Méthodologie de Modélisation à Haut-niveau de la Consommation des Applications du T.D.S.I sur FPGA - Archive ouverte HAL
Communication Dans Un Congrès Année : 2005

Méthodologie de Modélisation à Haut-niveau de la Consommation des Applications du T.D.S.I sur FPGA

Résumé

Pour répondre aux besoins de flexibilité et de performance des applications, les FPGA intègrent aujourd'hui, en plus de leurs traditionnelles cellules logiques, des coeurs de processeurs, des mémoires de type SRAM et des multiplieurs câblées. Or, l'inconvénient des composant programmables est leur consommation électrique. Pour obtenir une conception sur FPGA efficace et rapide, il est nécessaire d'obtenir au plus tôt la bonne ad´equation algorithme /architecture respectant la contrainte de consommation. Il faut donc pour cela disposer d'une bibliothèque d'applications modélisées en consommation à haut-niveau. Nous proposons dans cet article une méthodologie, basée sur des mesures, permettant de mod´eliser une application en consommation à partir de param`etres architecturaux et algorithmique.
Fichier non déposé

Dates et versions

hal-00105903 , version 1 (12-10-2006)

Identifiants

  • HAL Id : hal-00105903 , version 1

Citer

David Elleouet, Nathalie Julien, Olivier Déforges, Dominique Houzet. Méthodologie de Modélisation à Haut-niveau de la Consommation des Applications du T.D.S.I sur FPGA. Jan 2005, pp.XX-XX. ⟨hal-00105903⟩
596 Consultations
0 Téléchargements

Partager

More