Méthodologie de Modélisation à Haut-niveau de la Consommation des Applications du T.D.S.I sur FPGA
Résumé
Pour répondre aux besoins de flexibilité et de performance des applications, les FPGA intègrent aujourd'hui, en plus de leurs traditionnelles cellules logiques, des coeurs de processeurs, des mémoires de type SRAM et des multiplieurs câblées. Or, l'inconvénient des composant programmables est leur consommation électrique. Pour obtenir une conception sur FPGA efficace et rapide, il est nécessaire d'obtenir au plus tôt la bonne ad´equation algorithme /architecture respectant la contrainte de consommation. Il faut donc pour cela disposer d'une bibliothèque d'applications modélisées en consommation à haut-niveau. Nous proposons dans cet article une méthodologie, basée sur des mesures, permettant de mod´eliser une application en consommation à partir de param`etres architecturaux et algorithmique.