« Pong » en VHDL - Archive ouverte HAL Accéder directement au contenu
Poster De Conférence Année : 2016

« Pong » en VHDL

Résumé

Cet article présente le module complémentaire « Composants complexes FPGA » de deuxième année de DUT Génie Electrique et Informatique Industrielle (GEII). Ce module est composé de deux séances de cours magistraux, huit séances de travaux dirigés (TDs) et cinq séances de travaux pratiques (TPs) permettant aux étudiants d'approfondir leurs connaissances en VHDL. Durant les TD/TPs, le logiciel Quartus est utilisé, ainsi que des cartes FPGAs DE1 d'Altera. Les TDs servent à se remémorer la syntaxe VHDL acquise en première année pour les circuits combinatoires et séquentiels, ainsi qu'à appréhender la description hiérarchique et des fonctionnalités non abordées en première année (boucles, fonctions, paramètres génériques, …). Après deux TPs de « remise à niveau », les trois derniers TPs se focalisent sur l'utilisation de la sortie VGA des cartes avec pour but la programmation du jeu « Pong ».
Fichier principal
Vignette du fichier
JPCNFM_16.pdf (662.74 Ko) Télécharger le fichier
Origine : Fichiers produits par l'(les) auteur(s)

Dates et versions

lirmm-01430000 , version 1 (09-01-2017)

Identifiants

  • HAL Id : lirmm-01430000 , version 1

Citer

Sophie Dupuis, Vincent Creuze, Vincent Thomas, Didier Crestani, Bertrand Gelis, et al.. « Pong » en VHDL. Journées pédagogiques du CNFM, Nov 2016, Montpellier, France. 2016. ⟨lirmm-01430000⟩
197 Consultations
1203 Téléchargements

Partager

Gmail Facebook X LinkedIn More