Multicore and Network Topology Codesign for Pareto-Optimal Multinode Architecture
Conception d'une architecture multi-noeud et d'une topologie de réseau pour une architecture multinoeud optimale au sens de Pareto-Optimal
Résumé
This paper presents an exploration framework for multinode multicore High-Performance Computing (HPC) systems. The proposed method allows to explore rapidly various network topologies to find the optimized solutions in terms of latency for a given application. The proposed method facilitates the in-depth Design Space Exploration (DSE) to identify Pareto-optimal solutions in HPC systems. Experiments demonstrate that
our method accelerates HW-SW co-design search by a factor of 3.7 compared to a semi-exhaustive method.
Cet article présente un cadre d'exploration pour les systèmes de calcul à haute performance (HPC) multinœuds et multicœurs. La méthode proposée permet d'explorer rapidement diverses topologies de réseau afin de trouver les solutions optimisées en termes de latence pour une application donnée. La méthode proposée facilite l'exploration approfondie de l'espace de conception (DSE) pour identifier les solutions Pareto-optimales dans les systèmes HPC. Les expériences démontrent que notre méthode accélère la recherche de co-conception HW-SW par un facteur de 3,7 par rapport à une méthode semi-exhaustive.
Fichier principal
EUSIPCO_Multicore_and_Network_Topology_Codesign_for_Pareto_Optimal_Multinode_Architecture-2.pdf (259.42 Ko)
Télécharger le fichier
Origine | Fichiers produits par l'(les) auteur(s) |
---|