Un convertisseur numérique-analogique pour l'agrégation de porteuses 5G - Archive ouverte HAL Accéder directement au contenu
Communication Dans Un Congrès Année : 2022

Un convertisseur numérique-analogique pour l'agrégation de porteuses 5G

Résumé

Ce papier présente une architecture de convertisseur radio-fréquence (RF) large bande pour l'agrégation de porteuses 5G. Le circuit est composé d'un générateur de séquences de Walsh et de Convertisseurs Numérique-Analogique (CNA) pour pondérer les séquences avec des coefficients. La somme des séquences pondérées génère des signaux arbitraires sur une plage de fréquences comprises entre 600MHz et 5GHz compatibles avec le standard 5G-FR1. La consommation du circuit est de 31.6mW avec une efficacité énergétique de 0.24pJ/bit.
Fichier non déposé

Dates et versions

hal-03729331 , version 1 (20-07-2022)

Identifiants

  • HAL Id : hal-03729331 , version 1

Citer

Pierre Ferrer, François Rivet, Herve Lapuyade, Yann Deval. Un convertisseur numérique-analogique pour l'agrégation de porteuses 5G. Colloque National du GDR SOC2, Jun 2022, Strasbourg, France. ⟨hal-03729331⟩
14 Consultations
0 Téléchargements

Partager

Gmail Facebook X LinkedIn More