Comparaison d'algorithmes de réduction modulaire en HLS sur FPGA - Archive ouverte HAL
Communication Dans Un Congrès Année : 2019

Comparaison d'algorithmes de réduction modulaire en HLS sur FPGA

Libey Djath
  • Fonction : Auteur
  • PersonId : 1045480
Karim Bigou

Résumé

Dans ce travail, nous comparons différents algorithmes de réduction modulaire implantés en synthèse de haut niveau sur FPGA pour des applications de cryptographie asymétrique. Nous étudions comment effectuer les réductions modulaires en fonction des tailles et formes (parti-culières/quelconques) des moduli, du type et du nombre des autres opérations arithmétiques impliquées. Pour cela, nous développons une bibliothèque C, qui sera distribuée sous licence libre, d'arithmétique modulaire pour la cryptographie asymétrique. Mots-clés : arithmétique modulaire, conception en synthèse de haut niveau, exploration d'architectures et d'algorithmes, circuit FPGA.
Fichier principal
Vignette du fichier
compas2019.pdf (550.35 Ko) Télécharger le fichier
compas2019_vf.pdf (1.09 Mo) Télécharger le fichier
Origine Fichiers produits par l'(les) auteur(s)
Loading...

Dates et versions

hal-02129095 , version 1 (14-05-2019)

Identifiants

  • HAL Id : hal-02129095 , version 1

Citer

Libey Djath, Timo Zijlstra, Karim Bigou, Arnaud Tisserand. Comparaison d'algorithmes de réduction modulaire en HLS sur FPGA. Compas: Conférence d'informatique en Parallélisme, Architecture et Système, Jun 2019, Anglet, France. ⟨hal-02129095⟩
195 Consultations
433 Téléchargements

Partager

More