Détection et évaluation des tensions de décalage d'un circuit analogique - Archive ouverte HAL
Communication Dans Un Congrès Année : 2007

Détection et évaluation des tensions de décalage d'un circuit analogique

Résumé

Nous avons précédemment conçu une méthode pour dimensionner et polariser un circuit analogique en nous appuyant sur un graphe de dépendance. Cependant, à cause du nombre élevé de degrés de liberté présents dans un circuit analogique, des conflits peuvent apparaître dans ce graphe. Ici, nous proposons d’améliorer notre méthode en détectant automatiquement les conflits et en introduisant un degré de liberté supplémentaire pour les résoudre sous la forme d’une tension de décalage systématique. Lors du parcours du graphe, la tension de décalage systématique est calculée automatiquement comme la différence des tensions des nœuds en conflits, puis elle peut être ramenée sur une entrée du circuit. Nous illustrons cette méthode par l’exemple d’un OTA deux-étages à sortie non-différentielle.
Fichier non déposé

Dates et versions

hal-01311544 , version 1 (04-05-2016)

Identifiants

  • HAL Id : hal-01311544 , version 1

Citer

Ramy Iskander, Marie-Minerve Louërat, Andreas Kaiser. Détection et évaluation des tensions de décalage d'un circuit analogique. TAISA Colloque sur le Traitement Analogique de l'Information du Signal et ses Applications, 2007, Lyon, France. pp.13-16. ⟨hal-01311544⟩
77 Consultations
0 Téléchargements

Partager

More