Faisabilité de référence haute fréquence pour les architectures RF
Résumé
Ce papier démontre la faisabilité d’une référence haute fréquence pour les architectures RF. Il présente la conception d’un circuit oscillant à 2GHz réalisé en technologie CMOS 65nm. Les deux principales innovations sont les performances en terme de stabilité (bruit de phase de -128dBc/Hz à 100kHz de la porteuse) et en précision (implémentation d’une banque de capacité ayant un pas de 0.4ppm) de l’oscillateur. Sa consommation est optimisée (0.9mW). Il est suivi d’un diviseur faible bruit (-140dBc/Hz à 100kHz de la porteuse) délivrant un signal à 500MHz.
Origine | Fichiers produits par l'(les) auteur(s) |
---|
Loading...