Reliability Aware ArchC based Processor Simulator - Archive ouverte HAL Accéder directement au contenu
Communication Dans Un Congrès Année : 2010
Fichier non déposé

Dates et versions

hal-00674316 , version 1 (27-02-2012)

Identifiants

  • HAL Id : hal-00674316 , version 1

Citer

Tushar Gupta, Clément Bertolini, Olivier Héron, Nicolas Ventroux, Thomas Zimmer, et al.. Reliability Aware ArchC based Processor Simulator. IEEE Int. Integrated Reliability Workshop Final Report (IRW), Oct 2010, lake Tahoe, United States. pp.1. ⟨hal-00674316⟩
101 Consultations
0 Téléchargements

Partager

Gmail Facebook X LinkedIn More